• 中国计算机学会会刊
  • 中国科技核心期刊
  • 中文核心期刊

J4 ›› 2006, Vol. 28 ›› Issue (4): 74-76.

• 论文 • 上一篇    下一篇

一种用于高速地址产生的32位加法器电路的实现

张悦[1] 孙永节[2]   

  • 出版日期:2006-04-01 发布日期:2010-05-20

  • Online:2006-04-01 Published:2010-05-20

摘要:

本文介绍了在某微处理器研制中设计的一种地址生成单元的加法电路。为提高地址转换速度,其进位电路中采用了动态门和多米诺逻辑。结果表明,在1.8v、0.18μm工艺 下进行电路模拟,进行一次加法进位传递的时间为466ps。

关键词: 地址生成单元 并行加法器 Kogge&Stone算法

Abstract:

A 32-bit high-speed adder circuit used for the address generation unit is introduced. In order to shorten the delay,dynamic gates and domino logics are adopted. The simulation results under the 1.8v, 0. 18μm technology show that the delay of the adder is less than 466ps.

Key words: AGU, parallel adder, Kogge&Stone algorithm