计算机工程与科学
• 论文 • 上一篇 下一篇
赵信,黄金明,黄永勤,胡向东
收稿日期:
修回日期:
出版日期:
发布日期:
ZHAO Xin,HUANG Jinming,HUANG Yongqin,HU Xiangdong
Received:
Revised:
Online:
Published:
摘要:
锁相环(PLL)是高性能SOC中必不可少的器件,为芯片提供系统时钟。提出了一款面向高性能SOC应用的高精度全数字锁相环结构,并采用了全新的高精度时间数字转换器(TDC)结构提高鉴相精度,降低TDC的相位噪声,改善了锁相环抖动性能。在先进工艺下完全采用数字标准单元实现了此全数字锁相环系统,解决了模拟电路中无源器件面积过大、抗噪声能力不强以及工艺移植性差等瓶颈问题。该系统最高频率可达到2.6 GHz,抖动性能小于2 ps。
关键词: 全数字锁相环, 低抖动, 时间数字转换器
Abstract:
Key words: ADPLL, low jitter, TDC1
赵信,黄金明,黄永勤,胡向东. 一款面向高性能SOC应用的高精度全数字锁相环设计[J]. 计算机工程与科学.
ZHAO Xin,HUANG Jinming,HUANG Yongqin,HU Xiangdong.
0 / / 推荐
导出引用管理器 EndNote|Ris|BibTeX
链接本文: http://joces.nudt.edu.cn/CN/
http://joces.nudt.edu.cn/CN/Y2018/V40/I03/388