摘要:
三维芯片(3D-SIC)通过硅通孔TSV技术实现电路的垂直互连,有效提高了系统集成度和整体性能。由于三维芯片测试中,用于测试的引脚数和TSV数目以及测试时功耗的限制都对测试时间有很大的影响,拟提出一种装箱问题思想的测试方案,针对每层只有一个晶片的“单塔”结构和每层有多个晶片的“多塔”结构进行测试调度优化。该优化方案在控制测试引脚数、测试TSV数目与测试功耗的同时,能有效缩短测试时间。实验结果表明,与同类方案相比,在多种限制条件和不同结构中,都有着显著的优化结果。其中“单塔”最高优化45.28%的测试时间,“多塔”最高优化了27.78%的测试时间。
聂牧1,梁华国 1,2,卞景昌2,倪天明2,徐秀敏2,黄正峰2. 基于硅通孔绑定后三维芯片测试调度优化方案[J]. 计算机工程与科学.
NIE Mu1,LIANG Hua-guo1,2,BIAN Jing-chang2,NI Tian-ming2,XU Xiu-min2,HUANG Zheng-feng2.
An optimization scheme for TSV-
based 3D-SIC test scheduling
[J]. Computer Engineering & Science.